<pre id="4byu9"></pre>

<big id="4byu9"><em id="4byu9"></em></big>
<strike id="4byu9"><sup id="4byu9"></sup></strike>
  1. 電子發燒友網 > 可編程邏輯 > FPGA/ASIC技術 > 正文

    FPGA開發經驗分享:基于JESD204B的LMK04821芯片項目開發

    2020年04月21日 09:33 ? 次閱讀
    今天給各位大俠帶來一篇項目開發經驗分享“基于JESD204B的LMK04821芯片項目開發”,這是本人實打實的項目開發經驗,希望可以給有需要的大俠提供一些參考學習作用。
    ?
    以后機會多多,慢慢分享一些項目開發以及學習方面的內容,歡迎各位大俠一起切磋交流。本人已入駐“FPGA技術江湖”知識星球,各位大俠如果對本篇以及后續更新內容有問題交流,歡迎各位大俠在“FPGA技術江湖”知識星球內一起交流

    一、?LMK04821功能介紹

    LMK0482X系列是德州儀器推出的高性能時鐘調節芯片系列,該芯片目前有三種,分別為LMK04821、LMK04826以及LMK04828,該系列芯片都支持最新的JESD204B協議。本次調試主要以LMK04821為例,對調試過程中出現的一些問題進行總結說明。

    其性能描述如下:

    • 支持JESD204B;
    • 超低的時鐘抖動和噪聲;
    • 能夠同時輸出14路差分時鐘:

    <1>. 7對可作為JESD204B的SYSREF時鐘;

    <2>.?最大輸出頻率可以達到3.1GHz;

    <3>. 輸出差分時鐘的電平標準可編程選擇:LVPECL、LVDS、HSDS、以及LCPECL;

    • 雙PLL結構;
    • PLL2的VCO分頻系數為1-32;
    • 輸出時鐘精確的數字延時、模擬延時、以及動態延時;
    • 多工作模式:雙PLL、單PLL以及時鐘分發模式;

    ?

    LMK0482X系列的這三款芯片不同之處在于支持不同的VCO,如下圖圖1所示:

    ?

    PIN1、2:第0路Device CLK差分輸出;

    PIN3、4:第1路SYSREF/Device CLK差分輸出;

    PIN5:??該芯片的復位輸入或者是通用GPIO;

    PIN6:??該芯片的時鐘同步輸入端口或者是連續SYSREF CLK請求輸入端口;

    PIN7、8、9:沒用,懸空即可;

    PIN10:??電源輸入;

    PIN11:LDO旁路電容,外接10uf到地;

    PIN12:LDO旁路電容,外接0.1uf到地;

    PIN13、14:第3路SYSREF/Device CLK差分輸出;

    PIN15、16:第2路Device CLK差分輸出;

    PIN17:電源輸入;

    PIN18:芯片的SPI配置CS信號;

    PIN19:芯片的SPI配置SCK信號;

    PIN20:芯片的SPI配置SDIO信號;

    PIN21:電源輸入;

    PIN22、23:第5路SYSREF/Device CLK差分輸出;

    PIN24、25:第4路Device CLK差分輸出;

    PIN26:電源輸入;

    PIN27、28:第6路Device CLK差分輸出;

    PIN29、30:第7路SYSREF/Device CLK差分輸出;

    PIN31:可編程的狀態監測I/O管腳;

    PIN32:PLL1的電荷泵輸出;

    PIN33:電源輸入;

    PIN34、35:PLL1的參考時鐘輸入1、零延遲模式下的外部反饋時鐘輸入、外部VCO輸入;

    PIN36:電源輸入;

    PIN37、38:PLL1的參考時鐘輸入0;

    PIN39:電源輸入;

    PIN40、41:反饋到PLL1,參考輸入到PLL2。AC耦合

    PIN42:電源輸入;

    PIN43、44:PLL2的參考時鐘輸入、PLL1的反饋時鐘輸入;

    PIN45:電源輸入;

    PIN46:PLL2的電荷泵輸出;

    PIN47:電源輸入;

    PIN48:可編程的狀態監測I/O管腳;

    PIN49、50:第9路SYSREF/Device CLK差分輸出;

    PIN51、52:第8路Device CLK差分輸出;

    PIN53:電源輸入;

    PIN54、55:第10路Device CLK差分輸出;

    PIN56、57:第11路SYSREF/Device CLK差分輸出;

    PIN58:可編程的狀態監測I/O管腳;

    PIN59:可編程的狀態監測I/O管腳;

    PIN60、61:第13路SYSREF/Device CLK差分輸出;

    PIN62、63:第12路Device CLK差分輸出;

    PIN64:電源輸入;

    DAP :??散熱盤,接地;

    ?

    二、?LMK04821使用步驟

    2.1 硬件電路檢查

    2.1.1?芯片供電是否正常,是否符合器工作的條件,該步驟直接決定芯片能否正常工作,測試點參考下圖;

    ?


    2.2 寄存器配置

    LMK04821的配置采用SPI方式,其配置規則通過閱讀數據手冊提取關鍵的知識點,如下:

    2.2.1?寫操作時,CS信號為低電平時,SDIO的數據在SCK上升沿寫進芯片,寫數據格式為1bit的讀寫控制位+2bit的0+13bit地址+8bit數據。

    2.2.2?讀操作時,先寫入1bit的讀寫控制位+2bit的0+13bit地址,然后在接下來SCK的上升沿獲取8bit數據;

    時序圖如下圖6所示:

    ?

    2.2.4 LMK04821的雙PLL級聯系統的介紹:

    ??該系列芯片功能非常靈活,一般JESD204B系統的雙PLL級聯應用最為經典,但是對于傳統的應用來說,同樣適用。需要注意的是Device CLK不提供單端輸出,只有OSCout管腳可以提供LVCMOS單端輸出。另外,除了雙PLL應用模式,亦可以配置單PLL或者時鐘分發模式。

    • LMK0482X系列芯片的雙PLL結構保證了在很寬的輸出頻率范圍內還可以輸出最低抖動的時鐘。第一級PLL(PLL1)被外部的參考時鐘驅動,第二級PLL(PLL2)由VCXO或者可調晶振提供高精度、低噪聲的二級參考時鐘。過這兩級PLL,輸出時鐘的精度將會大大提高。
    • LMK0482X系列芯片共輸出7對JESD204B DeviceCLK和7對SYSREF CLK,其中每個Device CLK對應一個SYSREF CLK。對于那些非JESD204B的應用,SYSREF CLK同樣可以編程為Device CLK。
    • PLL1的輸入參考時鐘包括管腳CLKin0,CLKin1以及CLKin2,任選一個作為時鐘輸入即可,選擇的規則由配置寄存器參數決定。
    • VCXO/Crystal 緩存輸出,LMK0482X系列芯片提供OSCout輸出,該輸出其實就是PLL1的反饋輸入,也是PLL2的參考時鐘輸入,芯片的該功能其實就是為了在其編程之前可以提供一個時鐘給控制器工作,控制器編程再配置LMK0482X。OSCout輸出可以為LVDS、LVPECL以及LVMOS電平。
    • LMK0482X具有頻率保持的功能,當外部參考時鐘丟失后,輸出頻率還能保持最小的漂移,直到外部參考時鐘恢復。
    • 7路Device CLK都可以分別的分頻,分頻系數為1~32。
    • 7路SYSREF CLK統一分頻,分頻系數為8~8191。
    • Device CLK具有延遲的功能,其包括模擬延遲和數字延遲。模擬延遲是以25ps為單位的時鐘延遲模塊,使用該模塊本身也會帶來500ps的延時。數字延時范圍為4~32 VCO時鐘周期,每一個延遲單元的大小為0.5 VCO周期。需要注意的是延遲的功能必須在同步使能后才起作用。
    • SYSREF CLK同樣具有模擬核數字延遲。模擬延遲的最小單位為150ps。數字延遲的范圍為1.5~11VCO,同樣每一個延遲單元的大小為0.5 VCO周期。
    • 14路時鐘的輸出不僅在電平標準上可編程,在輸出的幅度方面也可編程。
    • 要使時鐘的數字延時起作用,管腳SYNC必須給一個脈沖,在脈沖的上升沿所有的時鐘同步。
    • LMK04821提供了幾個狀態管腳用來供用戶監測芯片內部的狀態或者作為輸入端口來響應用戶的需求,具體的功能在寄存器配置說明里介紹。

    2.2.5 功能框圖

    在輔助軟件TICS Pro中,生成的寄存器順序也是嚴格按照手冊中進行配置的。

    但是在實際運用中,按照該寄存器配置順序,時鐘輸出端并沒有正確的時鐘輸出。實際運用中,將寄存器順序按照如下順序進行配置:

    1、0X000配置兩次,先進行復位,然后0X000再配置00,無操作;

    2、然后緊接著從0X100~0X145;

    3、0X171~0X17D;

    4、0X146~0X16E;

    5、0X143(90)、0X149(00)、0X143(兩次B0、90)、0X144(FF)、0X143(兩次10、11)、0X139(03)、0X002(00);固定數值;盡量不要改變,具體為什么要這樣進行配置,對應數據手冊進行查閱即可。

    注意:在實際應用中,目前為止該寄存器順序是唯一能夠正確產生時鐘的順序,可以參考軟件給的寄存器數據,盡量不要改變配置寄存器的順序。部分寄存器在設計中沒有進行配置,比如一些只讀寄存器,IC信息相關的寄存器,reback相關的寄存器都沒有進行配置,實際操作中無傷大雅,可以不用配置。但是在SPI配置寄存器時,如果要檢驗寄存器讀寫是否成功時,可以將這些寄存器進行讀操作,確保SPI操作正常。

    2.2.7?寄存器對應數據

    在此之前,確定寄存器配置順序之后,利用輔助軟件TICS Pro軟件產生對應的參數,按照6中所示的寄存器順序進行寫操作。軟件使用中重要參數的產生以及對應在軟件中如何設置見下圖圖10;

    ?

    ?

    一定要熟練掌握軟件運用,明確在產生想要的時鐘時,如何進行軟件操作,得到相應的系數,軟件中每個點如何進行配合;參數之間是如何對應的,建議配合數據手冊進行對比,能夠事半功倍。

    • 標記1選擇CLKin0作為參考時鐘輸入;硬件環境值在CLKin0端有時鐘輸入;
    • 標記2選擇PLL1,MUX是可以進行選擇的,不同的選擇,對應寄存器要配置的數值不同;
    • 標記3處選擇相應的DIV數值,得到需要的時鐘100M;
    • 標記4 CPout1直接連接到外部晶振,目的是,當參考時鐘丟失時,延時功能可以將PLL1的調諧電壓固定在VCXO或者可調諧晶振上,使得在外部參考時鐘丟失時,輸出的時鐘頻率的偏移最小,直到外部時鐘恢復。
    • 標記5 OSCin,PLL1的反饋輸入,PLL2的參考時鐘輸入,實際調試中,發現OSCin如果沒有輸入,輸出端就沒有時鐘輸出,沒有CLKin0輸入,輸出時鐘依然正常輸出;
    • 標記6、7、8、9、10、11、12,這幾處都和PLL2 VCO Frequency有關系,手冊中顯示LMK04821在使用VCO1時,PLL2頻率要求在2920~3080MHz之間。
    • 超出范圍,軟件會報紅出錯。這幾處設置其實就是簡單的將OSCin的時鐘進行先倍頻后分頻的一個操作;比如,實際中需要DCLKout輸出150M、75M時鐘,再復合要求范圍的情況下,找到一個合適的公倍數,例子中為1500M,這樣一來,既能得到150M的DCLKoutX的輸出,又能得到75M的時鐘輸出;

    除此之外,時鐘輸出設置如下圖圖11所示:

    ?

    • 標記1,公倍數;
    • 標記2,PLL1的反饋輸入,PLL2的參考輸入,實際運用中,PLL2的參考輸入為OSCin;
    • 標記3,分頻系數,1500M十分頻150M;
    • 標記4,選擇PD,意味著該通道不輸出,處于關閉狀態;
    • 標記5,DCLK輸出頻率,可在對應位置直接填入想要的數值。注意,最好是公倍數的整數分頻后的值,不然,軟件會自動產生一個和填入值最相近的數值;
    • 標記6,SCLK輸出端口,SCLK不能單獨分頻,7個通道只能統一進行分頻;具體設置如下圖圖12所示:

    ?

    注意:在設定寄存器參數時,操作軟件時,會在左下方窗口標記2處顯示對應的寄存器以及數值,便于我們很迅速的在數據手冊中查到該數值進行了哪些配置;

    軟件配置時,最重要的幾個參數以及對應的寄存器如下:

    • Doubler,對應相關寄存器0X162;
    • R Divider,對應寄存器0X160、0X161;
    • N?Divider,對應寄存器0X168;
    • VCO,對應寄存器0X138;
    • DCLKoutX_DIV, 對應寄存器0X100、0X108、0X110、0X1180、0X120、0X128、0X130;
    • SYSREF?DIV,對應寄存器0X13A、0X13B;

    注意;有些參數需要多個寄存器共同配合使用;另外的寄存器在軟件配置過程中會生成,按照具體的設計要求進行軟件操作配置,導出參數之后,在對應的寄存器中進行更改即可。

    ?

    三、?運用結果

    3.1 時鐘輸出結果

    在對LMK04821芯片進行正確配置之后,時鐘能夠正常輸出想要的時鐘頻率,利用示波器進行測量,都能夠直接觀測到時鐘有輸出;程序中更改不同的分頻系數,也能夠在輸出端得到相應的時鐘輸出。

    3.2 待解決問題

    考慮到系統中要求時鐘同源的問題,在對CLKin0參考輸入時鐘、DCLK、SCLK通過示波器進行起始相位對比觀測,發現通過倍頻分頻后,時鐘起始相位存在大概1/4個周期偏差,多次測試,每次都有細微的偏差。

    其中,DCLK與SCLK如果輸出頻率相同時,相位差通過觀察,有細微偏差,考慮到示波器使用過程中,探頭不穩定原因,暫定相位偏差為0;后期有更好的測試方法時,再進行確認。

    下載發燒友APP

    打造屬于您的人脈電子圈

    關注電子發燒友微信

    有趣有料的資訊及技術干貨

    關注發燒友課堂

    鎖定最新課程活動及技術直播

    電子發燒友觀察

    一線報道 · 深度觀察 · 最新資訊
    收藏 人收藏
    分享:

    評論

    相關推薦

    寫好狀態機--從2019年全國FPGA競賽談Verilog編碼技巧

    理解Verilog編碼技巧掌握FPGA中狀態機的寫法掌握非重疊序列檢測代器Verilog代碼編寫
    發燒友學院發表于 2020-04-21 00:00? 19422次閱讀
    寫好狀態機--從2019年全國FPGA競賽談Verilog編碼技巧

    大學生如何學習FPGA初學者怎么學FPGA

    無論是從自身的發展,還是從FPGA所擁有的巨大市場來講,學習FPGA都是一個不錯的選擇,對大家來說FPGA技術...
    發表于 2020-06-23 15:12? 48次閱讀
    大學生如何學習FPGA初學者怎么學FPGA

    FPGA有哪些特點和優勢 FPGA與MCU有什么區別

    從1985年第一顆FPGA誕生至今,FPGA已經歷了將近20多個年頭,從當初的幾百個門電路到現在的幾百萬門、幾千萬門...
    發表于 2020-06-23 15:04? 46次閱讀
    FPGA有哪些特點和優勢 FPGA與MCU有什么區別

    FPGA是怎么起源的 FPGA是怎樣產生

    FPGA的很有發展前景,那你知道FPGA是怎樣產生的嗎?20世紀60年代,晶體管技術迅速的發展,數字集成電路以雙極...
    發表于 2020-06-23 13:54? 35次閱讀
    FPGA是怎么起源的 FPGA是怎樣產生

    FPGA有哪些應用及發展前景如何

    FPGA作為一種高新的技術,已經逐漸普及到了各行各業,無論是消費類、通信類、電子行業,它的身影都無處不在。從19...
    發表于 2020-06-23 13:51? 32次閱讀
    FPGA有哪些應用及發展前景如何

    ISE開發時需要注意什么

    ISE 要求在對文件進行綜合或布線之前必須要有一個存在的工程,在新建 工程時,需要設置以下幾點。 (1)工程名,最...
    發表于 2020-06-23 10:37? 47次閱讀
    ISE開發時需要注意什么

    ISE軟件工作環境設置 FPGA開發前需要準備什么

    在 ISE General 中主要有下面幾個選項可以進行設置。 (2)圖形編輯器(Schematic Editor)。這里可設置跳格鍵(...
    發表于 2020-06-23 10:28? 52次閱讀
    ISE軟件工作環境設置 FPGA開發前需要準備什么

    一文了解MIPS的寄存器

    MIPS 有32個寄存器(0~31), 每個寄存器各有不同的用途。
    發表于 2020-06-23 08:59? 31次閱讀
    一文了解MIPS的寄存器

    “傻瓜的FPGAs”電子書下載

    Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 1Icons Used in This...
    發表于 2020-06-22 18:10? 196次閱讀
    “傻瓜的FPGAs”電子書下載

    EtherCAT主站協議可以使用FPGA/DSP實現嗎?

    發表于 2020-06-22 14:34? 98次閱讀
    EtherCAT主站協議可以使用FPGA/DSP實現嗎?

    使用單片機設計打鈴器的程序

    軟件描述: 上電后,時鐘從00.00.00(時/分/秒)自動走時,在走時狀態時 , 按PB4(設定;....
    發表于 2020-06-21 11:05? 391次閱讀
    使用單片機設計打鈴器的程序

    使用單片機控制微型打印機的資料詳細概述

    由于常用的微型針式打印機的速度慢,噪聲大,無法滿足某些場合的需要。微型熱敏打印機具有打印速度快、噪音....
    發表于 2020-06-21 11:04? 596次閱讀
    使用單片機控制微型打印機的資料詳細概述

    RS-485收發器實現USB端口和PS2端口的切...

    USB協議雖然很復雜, 但是MOUSE端需要編寫的程序卻十分有限。 用戶很容易就能和PC建立聯系。(....
    發表于 2020-06-20 10:53? 334次閱讀
    RS-485收發器實現USB端口和PS2端口的切...

    論述單片機、ARM、FPGA和嵌入式系統的特點區...

    論述單片機、ARM、FPGA和嵌入式系統的特點區別
    發表于 2020-06-20 09:04? 611次閱讀
    論述單片機、ARM、FPGA和嵌入式系統的特點區...

    寄存器的特性和四大種類

    寄存器是由觸發器組成的,一個觸發器是一個一位寄存器。多個觸發器就可以組成一個多位的寄存器。由于寄存器....
    發表于 2020-06-19 16:44? 283次閱讀
    寄存器的特性和四大種類

    FPGA零基礎學習:Intel FPGA 開發流程(下)

    本次帶來FPGA系統性學習系列,今天開始正式更新,之前更新過類似的郝旭帥FPGA零基礎學習系列,由于時間久遠,...
    發表于 2020-06-19 11:44? 179次閱讀
    FPGA零基礎學習:Intel FPGA 開發流程(下)

    FPGA零基礎學習:Intel FPGA 開發流程(上)

    本次帶來FPGA系統性學習系列,今天開始正式更新,之前更新過類似的郝旭帥FPGA零基礎學習系列,由于時間久遠,...
    發表于 2020-06-19 11:41? 200次閱讀
    FPGA零基礎學習:Intel FPGA 開發流程(上)

    使用寄存器的邏輯操作指令是什么?

    操作系統中硬件相關的部分集中體現在匯編指令和對寄存器的操作中,因此我們對ARM體系結構的介紹也圍繞A....
    發表于 2020-06-18 15:49? 296次閱讀
    使用寄存器的邏輯操作指令是什么?

    FPGA國內廠商VS國外廠商

    FPGA是一個技術壁壘高的行業,有人認為FPGA公司就是半個 IC 設計公司+半個軟件公司,硬件結構....
    發表于 2020-06-18 15:45? 411次閱讀
    FPGA國內廠商VS國外廠商

    閃存轉換器為什么以速度快著稱?

    一旦執行特定任務,FPGA系統必須與現實世界相連接,而所有工程師都知道現實世界是以模擬信號而非數字信....
    發表于 2020-06-18 14:42? 135次閱讀
    閃存轉換器為什么以速度快著稱?

    在沒有綜合工具情況下,如何設計數字電路?

    雖然在FPGA中,利用綜合工具來可以將VHDL或者Verilog代碼轉化成電路。但是作為FPGA工程....
    發表于 2020-06-17 16:33? 200次閱讀
    在沒有綜合工具情況下,如何設計數字電路?

    基于FPGA的除法器純邏輯設計案例

    前邊寫了很多關于板上外圍器件的評測文章,這篇是FPGA純邏輯設計,是FPGA的另一部分——算法實現,....
    發表于 2020-06-17 10:17? 694次閱讀
    基于FPGA的除法器純邏輯設計案例

    Laplacian算子的FPGA實現方法

    拉普拉斯算子是一種重要的圖像增強算子,它是一種各向同性濾波器,即濾波器的響應與濾波器作用圖像的突變方....
    發表于 2020-06-16 17:47? 306次閱讀
    Laplacian算子的FPGA實現方法

    FPGA+DSP的高速AD采集處理開發詳解

    案例說明 1. Kintex-7 FPGA使用SRIO IP核作為Initiator,通過AD961....
    發表于 2020-06-15 18:18? 476次閱讀
    FPGA+DSP的高速AD采集處理開發詳解

    這家國產FPGA換道超車!強攻5G和AI市場!

    電子發燒友網報道(文/黃晶晶)FPGA芯片在全球兩大巨頭的把持下,國產廠商一直盤旋于中低端應用市場。....
    發表于 2020-06-15 09:59? 2110次閱讀
    這家國產FPGA換道超車!強攻5G和AI市場!

    FPGA國內知名七大廠商

    FPGA是可以先購買再設計的“萬能”芯片。FPGA(Field-ProgrammableGateAr....
    發表于 2020-06-14 10:15? 1146次閱讀
    FPGA國內知名七大廠商

    FPGA硬件 國內廠商VS國外廠商

    FPGA是可以先購買再設計的“萬能”芯片。FPGA(Field-ProgrammableGateAr....
    發表于 2020-06-14 09:50? 1710次閱讀
    FPGA硬件 國內廠商VS國外廠商

    使用單片機實現時鐘設計的資料詳細概述

    X1226具有時鐘和日歷的功能,時鐘依賴時、分、秒寄存器來跟蹤,日歷依賴日期、星期、月和年寄存器來跟....
    發表于 2020-06-13 11:13? 489次閱讀
    使用單片機實現時鐘設計的資料詳細概述

    FPGA在航天領域有什么應用

     現場可編程門陣列 ( Field programmable gatearrays, FPGA) 是....
    發表于 2020-06-12 17:43? 211次閱讀
    FPGA在航天領域有什么應用

    FPGA在消費電子領域的應用及發展趨勢

    FPGA——這個從陌生到熟悉、從高貴到平凡、從神秘到充滿吸引力……電子應用工程師和設計者們開始思考將....
    發表于 2020-06-12 17:31? 256次閱讀
    FPGA在消費電子領域的應用及發展趨勢

    臺積電和三星分別沿著自己的路線,崛起為全球半導體...

    張忠謀正是李健熙急需的人才。1983年張忠謀從德州儀器“三號首長”的位置上退下來,雖然可以享受“一幢....
    發表于 2020-06-12 17:13? 1220次閱讀
    臺積電和三星分別沿著自己的路線,崛起為全球半導體...

    可擴展性的優點:從彼得·帕克(Peter Par...

    通常情況下,蜘蛛俠在尋找可攀附的建筑物時,可擴展性是考量的重要因素。雖然供電設計并非典型的超級英雄配....
    發表于 2020-06-12 15:17? 216次閱讀
    可擴展性的優點:從彼得·帕克(Peter Par...

    fpga有哪些應用領域

    網絡存儲產品,特別是現在的NAS,或者SAN設備上,其存儲的時間、接口、安全性等都要求較高,而FPG....
    發表于 2020-06-11 17:28? 249次閱讀
    fpga有哪些應用領域

    RISC-V給FPGA帶來了什么機遇

    RISC-V的發展速度比我預期的要快得多。我認為這將給FPGA帶來一個巨大的機會,使其可以更多地蠶食....
    發表于 2020-06-09 15:34? 221次閱讀
    RISC-V給FPGA帶來了什么機遇

    國際知名分析機構ICinsights發布了最新的...

    ICinsights指出,與2018年相比,TI的模擬銷售額下降了約6億美元,但其銷售額仍然是排名第....
    發表于 2020-06-09 11:26? 551次閱讀
    國際知名分析機構ICinsights發布了最新的...

    51單片機進階學習計劃

    這是進階的核心內容,單片機的特殊功能全部集中在P3口,這些引腳具有多功能,可通過寄存器配置(關于寄存....
    發表于 2020-06-05 16:27? 313次閱讀
    51單片機進階學習計劃

    兩大美國寡頭壟斷FPGA領域35年,國產8大家能...

    5月底,據業內人士透露,華為已儲備2年的美國關鍵芯片,尤其希望多儲備對5G基站至關重要的進口FPGA....
    發表于 2020-06-04 14:34? 1505次閱讀
    兩大美國寡頭壟斷FPGA領域35年,國產8大家能...

    基于FPGA的工業物聯網解決方案

     隨著互聯網紅利逐漸消失,物聯網在整體科技發展潮流中順勢而行,成為被普遍看好的新一代產業發展方向。
    發表于 2020-06-04 11:11? 157次閱讀
    基于FPGA的工業物聯網解決方案

    FPGA發展的三個紀元分析

    在2020年1月22日于舊金山GlassHouse舉辦的“下一代FPGA平臺(TheNextFPGA....
    發表于 2020-06-04 11:03? 152次閱讀
    FPGA發展的三個紀元分析

    FPGA內部基本結構包括哪些

    FPGA的基本組成有:可編程I\O單元、基本可編程邏輯單元、內嵌RAM塊、豐富的布線資源、底層嵌入功....
    發表于 2020-06-04 10:55? 252次閱讀
    FPGA內部基本結構包括哪些

    FPGA的多芯片封裝技術介紹

    FPGA封裝中的存儲器一般是在高密度、高帶寬、高帶寬、高成本的技術中實現,比如HBM。由于我們是通過....
    發表于 2020-06-04 10:37? 157次閱讀
    FPGA的多芯片封裝技術介紹

    FPGA技術的主要發展方向

    FPGA技術之所以具有巨大的潛在市場,其根本原因在于FPGA不僅可以實現電子系統小型化、低功耗、高可....
    發表于 2020-06-04 10:26? 214次閱讀
    FPGA技術的主要發展方向

    ASIC和FPGA的區別是什么

    FPGA(現場可編程門陣列)也是一種IC。顧名思義,只要有合適的工具和適當的專業基礎,工程師就可以對....
    發表于 2020-06-04 10:10? 290次閱讀
    ASIC和FPGA的區別是什么

    使用帶有片上高速網絡的FPGA的八大好處

    NoC的內部由一組行和列組成,它們在整個FPGA邏輯陣列中將網絡數據流量從水平和垂直方向上進行分發。
    發表于 2020-06-03 16:55? 734次閱讀
    使用帶有片上高速網絡的FPGA的八大好處

    賽靈思宣布推出專為聯網和存儲加速而優化的 Ult...

    VU23P 具備一系列卓越特性,它在 Virtex UltraScale 產品組合中實現了最高的查找....
    發表于 2020-06-03 16:47? 516次閱讀
    賽靈思宣布推出專為聯網和存儲加速而優化的 Ult...

    開創先河:探索FPGA虛擬化之路

    私有云(如下圖)更像單獨為一個企業或用戶搭建的服務器,這個服務器要能夠支持多個用戶或多個任務同時執行....
    發表于 2020-06-03 16:36? 559次閱讀
    開創先河:探索FPGA虛擬化之路

    電源管理:不僅僅是設計一個電源

    電源架構師的作用在不斷變化。如今,有各種各樣的電源需求需要應對,不僅要考慮廣泛的可用能源,例如太陽能....
    發表于 2020-06-03 11:07? 587次閱讀
    電源管理:不僅僅是設計一個電源

    獨家|中國廠商拿下自動駕駛大量訂單,看AI如何造...

    在資本寒冬及全球汽車銷量大規模下滑的情況,早期進入的一批創業公司生存現狀如何?本文從自動駕駛行業本身....
    發表于 2020-06-03 09:15? 5448次閱讀
    獨家|中國廠商拿下自動駕駛大量訂單,看AI如何造...

    德州儀器:提高樓宇/家居自動化能效的優化設計方案

    在能效方面,設計工程師需要考慮很多因素,他們必須在功能、電池預期壽命和電路板各器件的平均電流消耗之間....
    發表于 2020-06-02 08:58? 601次閱讀
    德州儀器:提高樓宇/家居自動化能效的優化設計方案

    幫助我們的客戶抗擊新冠疫情, 德州儀器(TI)員...

    對于醫院而言,這是一項顛覆性的技術,它可以采取有效措施限制醫護人員、患者和其他人員直接接觸新冠病毒。
    發表于 2020-06-02 08:46? 723次閱讀
    幫助我們的客戶抗擊新冠疫情, 德州儀器(TI)員...
    5福彩票